2024年5月 第43卷 第5期

DOI:10.19652/j. cnki. femt. 2305792

# 大规模芯片内嵌存储器的 BIST 测试方法研究

葛云侠! 陈龙! 解维坤<sup>1,2</sup> 张凯虹<sup>3</sup> 宋国栋! 奚留华<sup>3</sup>

(1.中国电子科技集团公司第58研究所无锡214035;2.电子科技大学自动化学院成都611731;
 3.无锡中微腾芯电子有限公司无锡214028)

摘 要:随着大规模芯片的块存储器(block random access memory, BRAM)数量不断增多,常见的存储器内建自测试(memory build-in-self test, Mbist)方法存在故障覆盖率低、灵活性差等问题。为此,提出了一种新的基于可编程有限状态机的 Mbist 方法,通过 3 个计数器驱动的可编程 Mbist 控制模块和算法模块集成 8 种测试算法,提高故障覆盖率和灵活性。采用 Verilog 语言设计了所提出的 Mbist 电路,通过 Modelsim 对 1 Kbit×36 的 BRAM 进行仿真并在自动化测试系统上进行了实际测试。 实验结果表明,该方法对 BRAM 进行测试能够准确定位故障位置,故障的检测率提高了 15.625%,测试效率提高了 26.1%, 灵活性差的问题也得到了很大改善。

关键词:大规模芯片;块存储器;存储器内建自测试;可编程存储器内建自测试控制器;故障覆盖率 中图分类号: TN4 **文献标识码:**A **国家标准学科分类代码:** 510.3010

## Research on BIST testing method for large-scale chip embedded memory

 $Ge \ Yunxia^1 \quad Chen \ Long^1 \quad Xie \ Weikun^{1,2} \quad Zhang \ Kaihong^3 \quad Song \ Guodong^1 \quad Xi \ Liuhua^3$ 

(1. Technology Group Corporation No. 58 Research Institute, Wuxi 214035, China;

2. School of Automation Engineering, University of Electronic Science and Technology of China,

Chengdu 611731, China; 3. Zhongwei Tengxin Electronics Co. Ltd., Wuxi 214028, China)

Abstract: With the increasing number of block random access memory(BRAM) in large-scale chip, common memory built-in self-test (Mbist) methods have some problems such as low fault coverage, poor flexibility etc. Therefore, in this paper a new Mbist method based on programmable finite state machine is proposed. The method is to integrate eight test algorithms through three counter-driven programmable Mbist control modules and algorithm modules to improve fault coverage and flexibility. The proposed Mbist circuit is designed in Verilog language, and the 1 Kbit  $\times$  36 BRAM is simulated by Modelsim, and conducted actual testing on an automated testing system. The experimental results show that the method can accurately locate the fault location when testing the BRAM, the fault detection rate is increased by 15. 625%, the test efficiency has been improved by 26. 1% and the problems of poor flexibility are also greatly improved. Keywords: large-scale chip; block RAM; memory built-in self-test; programmable memory built-in self-test controller; fault coverage

### 0 引 言

随着半导体技术的进步,集成电路的规模在不断扩 大,与其相关的数字系统也变得越来越复杂<sup>[1-2]</sup>。在目前 的大规模集成电路产品中,为缩短设计周期,降低设计成 本,使基于知识产权(intellectual property, IP)核复用的 (system-on-chip, SOC)技术成为大规模集成电路设计技 术的主流之一,嵌入的 IP 核所占的空间变得越来越大,测试难度大幅提升,如何高效率实现对 IP 核的测试成为目前研究的热点<sup>[3-4]</sup>。块存储器(block random access memory,BRAM)内嵌于大规模集成电路芯片中,使大规模芯片具有快速、高效和可靠地传输数据和缓存功能,BRAM 性能的好坏会影响整个大规模芯片的性能<sup>[5]</sup>。因此对大规模芯片中 BRAM 进行高覆盖率测试,是确保芯片正常

收稿日期:2023-11-27

工作的途径之一,目前对存储器测试最为有效的测试方法 是存储器内建自测试(memory build-in-self test, Mbist)<sup>[6]</sup>技术。Mbist 技术是指在存储器周围建立自测试 电路<sup>[7]</sup>。Mbist 电路结构主要包括控制器模块、地址生成 模块、向量生成模块、比较分析模块<sup>[8]</sup>,而且 Mbist 控制器 设计是 Mbist 电路设计的核心。目前 Mbist 控制器设计 主要有3种技术,基于有限状态机(finite state machine, FSM)的 Mbist<sup>[9]</sup>、基于微码的 Mbist<sup>[10]</sup>以及基于微处理器 的 Mbist<sup>[11]</sup>。基于 FSM 的 Mbist 控制器是以 FSM 形式 对单一测试算法进行硬件实现,将测试算法固定到芯片 中,若需实现新算法或更改现有算法就需要更改 Mbist 电 路设计,因此该方法的灵活性较低。基于微码 Mbist 控制 器是具有专用架构的可编程控制器,其中许多测试模式都 是以预定义指令的形式编写。基于微码的控制器在实现 多种算法或新算法时不需要改变现有 Mbist 电路,因此具 有一定的灵活性。但这种灵活性是以增加面积开销为代 价的,使用基于微码的 Mbist 不适合于大规模芯片的测 试<sup>[12]</sup>。基于微处理器的 Mbist 电路是根据测试算法通过 控制微处理器生成测试向量的[13],测试时间长、可控性和 可观察性差。因此,需要为大规模芯片内嵌存储器设计一 种能提高灵活性且故障覆盖率高的可编程 Mbist。为此, 本文提出一种新的基于可编程 FSM 的 Mbist 方法,该方 法是由三个计数器驱动的可编程 Mbist 控制模块、算法模 块和比较分析模块组成,能够集成八种测试算法来测试 BRAM。若需要更换测试算法时,所提出的测试方法不需 重新设置 Mbist 电路,有效地减少了人力和配置时间从而 降低测试成本,故障覆盖率和灵活性都有所提高,对 BRAM 测试的研究有着重要的应用价值和参考意义。

### 1 存储器内建自测试技术

#### 1.1 Mbist 常见电路结构

根据测试算法在 BRAM 周围建立自测试电路,控制 BRAM 的输入输出数据,把 BRAM 的输出数据在比较器 中与期望值进行比较,如果不同则表明 BRAM 存在故障, 理论与方法

反之 BRAM 不存在故障<sup>[14]</sup>。Mbist 电路通常包括 4 个模块:测试向量生成模块、Mbist 控制模块、地址生成模块以及分析比较模块,BRAM 常见 Mbist 的电路结构如图 1 所示。





#### 1.2 测试算法

March 算法是由一系列 March 元素组成,通过对 BRAM 的每个地址进行读取或写入操作来检测 BRAM 是否存在故障。March 算法的复杂度与存储单元数量 N 成正相关,测试元素具有对称性和规则性,具有测试时间 较短和故障覆盖率较高等优点,在实际应用中 March 算 法目前已成为存储器测试的最有效测试算法<sup>[15]</sup>。因此, 很多学者对 March 算法进行了研究,针对不同的故障覆 盖需求提出了许多 March 算法的改进算法,不同的测试 算法如表 1 所示,其中 ‡ 表示操作方向是不关心,根据对 称性选择方向; ↑ 表示必须从最低地址到最高地址进行操 作; ↓ 表示必须从最高地址到最低地址进行操作;w0 表示 写"0"操作;w1 表示写"1"操作;r0 表示读"0"操作;r1 表 示读"0"操作;M0~M5 表示第 1~5 个测试元素;":"两边 表示对两个端口进行操作;"*n*"表示任意操作;"-"表示不 进行操作。

表 1 March 算法 Table 1 March algorithm

|    |            |               |                  |                              | -                  |                              |        |       |
|----|------------|---------------|------------------|------------------------------|--------------------|------------------------------|--------|-------|
| 序号 | 算法名称       | 测试元素          |                  |                              |                    |                              |        | 有九座   |
|    |            | M0            | M1               | M2                           | M3                 | M4                           | M5     | - 友示皮 |
| 0  | March X    | ‡(w0)         | (r0,w1)          | (r1,w0,r0)                   | ↓ (r0,w1,r1)       | (r1,w0)                      | ¢(r0)  | 6N    |
| 1  | March C+   | ‡(w0)         | (r0,w1,r1)       | <b>↑</b> (r1,w0)             | (r0,w1)            | (r1,w0,r0)                   | ¢(r0)  | 14N   |
| 2  | March C-   | ‡(w0)         | (r0,w1)          |                              |                    | (r1,w0)                      | \$(r0) | 10N   |
| 3  | March Y    | ‡(w0)         | (r0,w1,r1)       | (r1,w0,w0,r0)                | (r0,w1,w1,r1)      | (r1,w0,r0)                   | ¢(r0)  | 8N    |
| 4  | March CG   | ‡(w0)         | (r0,w1,w1,r1)    | <b>↑</b> (r1,r1,w1,r1,w0)    | ↓ (r0,r0,w0,r0,w1) | (r1,w0,w0,r0)                | \$(r0) | 18N   |
| 5  | March SS   | ‡(w0)         | (r0,r0,w0,r0,w1) | (r1,w0,r0,w1)                | <b>↓</b> (r1,w0)   | ¥ (r1,r1,w1,r1,w0)           | ¢(r0)  | 22N   |
| 6  | March LR   | ‡(w0)         | (r0,w1)          | <pre>↑ (R1: R1, R1: -,</pre> | ↓ (R0: R0, R0: -,  | (r0,w1,r1,w0)                | \$(r0) | 14N   |
| 7  | March s2pf | <b>↑</b> (W0: | ↑ (R0:R0,R0:-,   | W0: R1,)                     | W1:R0,)            | <pre>↓ (R1: R1, R1: -,</pre> | ¢(R0:  | 14N   |
|    |            | n)            | W1:R0.           |                              |                    | W0:R1)                       | — )    |       |

不同的 March 算法具有不同的测试时间和故障覆盖率。例如, March X 只能检测固定故障(stuck at fault, SAF)、地址译码故障(address decoder fault, ADF)和部分转换故障(transition fault, TF)、耦合故障(coupling fault, CF), 而 March SS 能够检测 SAF、ADF、TF、CF、读取破坏性故障和写入破坏性故障。不同 March 算法之间的故障覆盖率的比较如图 2 所示。





#### 2 可编程 Mbist 电路结构设计

常见 Mbist 电路是根据所选择的单一测试算法进行 设计的,如果需要更换其他测试算法对 BRAM 进行测试, 则需要重新设计符合所选择测试算法的 Mbist 电路结构, 所以灵活性较差。因此,本文提出一种新的基于可编程 FSM 的 Mbist 测试方法,以提高故障覆盖率和灵活性。 所提出的可编程 Mbist 电路是由 3 个计数器驱动的可编 程 Mbist 控制模块、算法模块和比较分析模块组成。可编 程 Mbist 控制器模块采用 FSM 实现,如图 3 所示。可编 程 Mbist 电路以 Mbist\_clk、Mbist\_rst、Mbist\_control 和 select\_cant 信号作为输入,以地址、读写控制信号、测试向



图 3 提出的可编程 Mbist 电路架构



### 2024年5月 第43卷第5期

量、err\_count、Mbist\_done 以及 Mbist\_fial 信号作为输出。 FSM 中有 r0、r1、w0 和 w1 状态,这些状态之间的转

换取决于4个因素。

1) cant 的值,表示表 1 中测试算法的序号;

2)st,表示表 1 中的 M0-M5,用于执行测试算法中 指定的 March 元素;

3)N-st,表示执行每个 March 元素中所有操作完成 信号;

4)et,表示一个测试算法的所有 March 元素在存储器 的所有地址执行完成信号。

3个计数器用于生成合适的 st、cant 和 addr。由于 Mbist 为满足故障覆盖率需求,集成了 8 个测试算法,这 8 个测试算法中最多有6个测试元素,所以计数器1采用一 个三位计数器生成有效的 st。使用计数器 2 生成一个十 位计数器的地址(考虑一个1Kbit×36的存储单元)。在 8个测试算法中选取一个 March 算法,因此计数器 3采用 一个四位计数器来生成 cant。当每个 March 元素必须在 一个地址上完成所有操作时,N-st 由 0 变成 1,计数器 2 递增输出 addr,然后 N-st 复位。当一个 March 元素的所 有操作都在所有地址完成且 N-st 由 0 变成 1 时,计数器 1 递增输出 st,并且计数器 2 必须复位。当 March 算法的所 有操作都在所有地址完成时,信号 et 由 0 变成 1,计数器 3 递增输出 cant,然后 et 复位。算法模块根据 cant 的值决 定执行的测试算法,生成 st 的最大值,以及每个测试元素 需要操作的次数和地址执行方向。可编程 Mbist 电路实 现 8 个测试算法的完整流程如图 4(a)所示,单个测试算法 的具体流程如图 4(b)所示。





#### 2.1 Mbist 时序分析

March 系列算法要求对存储器地址执行包括读、写以

### 2024年5月 第43卷 第5期

及比较数据操作。传统测试时序如图 5 所示。测试过程 中,完成读写比较操作需要 3 个周期,结构简单,便于 设计。



图 5 传统时序设计 Fig. 5 Traditional timing design

对于 BRAM,无论是双端口还是单端口,都不可能在 同一时钟下实现写入和读取操作,但预期值比较可以与前 两个操作一起执行,因此本文采用并行的 Mbist 时序设计 使读写比较操作可以再两个周期完成,从而减少测试时 间。所研究 BRAM 的读写操作均是在时钟的上升沿有 效,而且各信号都需满足一定的建立时间和保持时间,如 果使比较操作与读操作在同一时钟下完成可能会导致不 能实现全速测试,因此本文采用让比较操作延迟一个周期 与写操作同步,在保障故障覆盖率的情况下,缩短测试时 间并行时序,如图 6 所示。

| Clock                                          |
|------------------------------------------------|
| 控制信号                                           |
| 输入数据 X DDDD X ZZZZ X CCCC X ZZZZ X BBBB X ZZZZ |
| 输出数据 XDDDD X XXXX XCCCC X XXXX XBBBB           |
| 期望数据XDDDD_X_XXXXXXCCCCX_XXXXX                  |
| 比较结果                                           |

图 6 并行时序设计 Fig. 6 Parallel timing design

### 2.2 算法模块

算法模块受 clock、rst、select\_cant、cant 控制, select\_ cant 有 9 个模式; 悬空或者为 4'b0000 时,则依次执行 8 测试算法; 4'b0001 时,执行测试算法 March X; 4'b0010 时,执行测试算法 March C+; 4'b0011 时,执行测试算法 March A; 4'b0100 时,执行测试算法 March Y; 4'b0101 时,执行测试算法 March CG; 4'b0110 时,执行测试算法 March SS; 4'b0111 时,执行测试算法 March LR; 4'b1000 时,执行测试算法 March s2pf。该算法模块可以根据测试 需求灵活选择测试算法,减少测试成本,提高测试效率。

根据表1设定每个测试算法对应的测试元素序号以 及设计每个测试元素需要执行几次操作并将这些信号传 输给控制器。算法模块端口描述如图7所示。算法模块 根据所选择的测试算法输出指定的 March 元素,并设定 每个测试算法对应的测试元素内的步骤数,如 March Y 对应的测试元素为 M0、M1、M4、M5 并设计该算法下 M1、M4 测试元素内的步骤数 state\_2=010。



理论与方法

图 7 算法模块端口描述 Fig. 7 Algorithm module port description

## 2.3 可编程控制模块

控制模块采用有限状态机进行设计,状态机的状态数 取决于算法中元素的总数,根据测试算法步骤,将控制信 号施加到其他模块,并接收来自其他模块的反馈信号,控 制测试开始并判断测试是否完成。

 接收外部信号 Mbist\_clk、Mbist\_rst、Mbist\_control 和 select\_cant, Mbist\_control 信号为高电平时, Mbist 进行初始化, select\_cant 选择测试算法;

2) 控制读写操作信号生成;

3) 控制地址生成器的地址变化方向;

- 4) 控制算法模块测试算法的转换;
- 5) 接收测试算法模块传输的信号;

6) 控制测试向量生成器进行数据背景的选择;

7) 控制测试元素的转换;

8) 控制比较器参考向量与 BRAM 输出数据的比较;

9) 根据 BRAM 不同工作模式选择数据宽度和地址 深度:

10) 输出故障计数器的记数;

11) 输出测试结束信号。

select\_cant 悬空时状态机的状态转换如图 8 所示。 当电路执行完测试算法或者接收到复位信号时,状态会跳 转到空闲状态 Idle。在 Mbist 电路进入工作状态后,状态 机跳到写 0 状态,并按地址升序将所有"0"数据写入 BRAM。Addr\_up 表示地址方向按升序方式增加到最高 地址。当地址增加到最高地址位时,表示完成对 BRAM 所有存储单元的操作,状态机跳到 M1 状态。在 M1 状 态,地址遍历方向按升序方式读出全"0"数据,再写入全



图 8 状态机的状态转换 Fig. 8 State transition diagram of state machine



"1"的数据,同时比较读出数据的对错。当第一个算法执行结束后,状态机进入 alog1\_start 状态,依此类推,完成 对 BRAM 的测试任务。

### 2.4 比较分析器

比较分析电路主要将从 BRAM 输出的读取数据与测试向量生成器生成的参考数据进行比较,以分析 BRAM 是否存在故障。比较分析电路的结构如图 9 所示,主要包括比较电路和故障计数器两个部分。Mbist 电路开始工 作后,BRAM 的输出值与参考值进入比较分析器进行比



图 9 比较分析结构



较,通过内部模块 err\_flg 信号判断 BRAM 是否存在故障。如果 err\_flg 信号从低电平跳变到高电平,表明存在故障。同时,比较分析电路会将故障信息传递给故障计数器,方便统计故障数。

### 3 实验结果

### 3.1 仿真结果

根据所提出的可编程 Mbist 测试方法,采用 Verilog HDL语言编程实现所提出的电路设计,通过 modelsim 仿 真工具对 1Kbit×BRAM 的 BRAM 进行仿真测试。为保 证测试方法的正确性,需要对所提出的可编程 Mbist 测试 方法以及 8 个测试算法的功能进行仿真,仿真结果如 图 10 所示。其中每个算法执行完成时 fnsh\_flg 信号会从 低电平跳变到高电平,cant 的值加 1,直到执行到数字 7 并 且 fnsh\_flg\_8 和 Mbist\_done 信号从低电平跳变到高电平,表示 8 个测试算法执行完毕,Mbist\_fial 一直处于低电 平,说明待测 BRAM 不存在故障。



图 10 功能仿真 Fig. 10 Functional simulation diagram

为验证所提出的可编程 Mbist 方法的故障检测能力, 在 BRAM 的"0101101001"地址注入一个固定"0"故障,对 所有地址执行写 1 操作,采用 March X 测试算法的仿真结 果如图 11 所示。图 11 中在"0101101001"地址处, Mbist\_ fial 从低电平跳变成高电平,表明检测并定位到该故障。 Mbist 方法和 2.1 节所提到的常见 Mbist 方法的故障检测 率。仿真工具采用 modelsim,待测块存储器为 1 Kbit×36 的 BRAM,方法是对 BRAM 进行故障注入后分别采用提 出的可编程 Mbist 方法和常见的 Mbist 方法进行测试,比 较故障检测率。

进一步进行一组对比仿真实验,比较提出的可编程

在该仿真实验中,人为注入24个静态随机存储器故



图 11 March X 的故障定位 Fig. 11 Fault location map of March X

### 2024年5月 第43卷 第5期

## 理论与方法

障,其中包括4个SAF、3个TF、3个翻转耦合故障、3个 等幂耦合故障、3个状态耦合故障、4个读破坏性故障、4 个写破坏性故障,4个双端口读写故障、2个先进先出功能 故障、2个级联功能故障,共注入32个故障。

常见 Mbist 方法的故障检测结果如图 12 所示。其中, Mbist\_done 信号从低电平未变到高电平之前, err\_

count 信号的值在从 0 逐渐变大,表明检测到的故障数 也越来越多,只需要观察当 Mbist\_done 信号从低电平 跳变到高电平时,err\_count 信号的值就是常见 Mbist 测试方法检测到的故障数,由此可知常见的 Mbist 测试 方法 检 测 到 的 故 障 数 是 27 个,故 障 检 测 率 为 84.375%。



图 12 常见 Mbist 测试方法的注入故障仿真

Fig. 12 Injection fault simulation of common mbist testing methods

可编程 Mbist 方法的故障检测如图 13 所示, cant 的 值表示测试算法的序号, Mbist\_done 信号从低电平未变 到高电平之前, cant 的值逐渐增大, 直到 8 个测试算法执 行完毕, Mbist\_done 信号才跳变到高电平, 此时可以看到 err\_count 信号的值是 32, 表明所提出的可编程 Mbist 测 试方法检测到的故障数是 32个, 故障检测率为 100%。



图 13 可编程 Mbist 测试方法的注入故障仿真 Fig. 13 Injection fault simulation of programmable mbist testing method

### 3.2 实际测试

本文选用 Xilinx ZYNQ-7000 系列芯片为待测芯片, 进行 BRAM 的功能测试。所有 BRAM 测试项目均在自 动化测试设备的 SmarTest 软件环境中完成,验证本文提 出的测试方法有效性,自动化测试设备硬件系统如图 14 所示。采用常见的 Mbist 方法和可编程 Mbist 方法实现 BRAM 的资源全覆盖,均设计了 16 段测试码,比较两种 测试方法的测试时间。如表 2 所示,由于每个功能配置 项需要 3 个通用测试项辅助完成且通用测试项的测试时 间相同,表 2 未做统计,可以看到每个功能配置项所用 时间。

可编程 Mbist 方法集成 8 种测试算法可以提高故障的覆盖率,同时采用重配置技术,在配置一次全码后只需要再配置 15 次待测 BRAM 部分,同样可以实现资源全覆盖。图 15 所示为采用常见的 Mbist 方法实现 BRAM 资源全配置所用的时间,图 16 所示为可编程 Mbist 测试方法实现 BRAM 资源全配置所用的时间,可以看出可编程 Mbist 方法的测试时间与常见的 Mbist 方法测试时间相



图 14 自动化测试设备硬件系统 Fig. 14 Hardware system of automated testing equipment

比缩短了 76.894 s,测试效率提高了 26.1%,从而降低 成本。

表 2 配置时间 Table 2 Configuration schedule

|                                  | 常见 Mbist | 可编程      |
|----------------------------------|----------|----------|
| 测试项                              | 方法全配置    | Mbist 方法 |
|                                  | 时间/s     | 配置时间/s   |
| Config_ram1_no_change_wa_ra      | 17.267   | 148.446  |
| Config_ram1_no_change_wb_rb      | 17.344   | 3.441    |
| Config_ram1_read_first_wa_rb     | 17.150   | 3.452    |
| Config_ram1_write_first_wb_ra    | 17.163   | 3.422    |
| Config_ram2_read_first_wa_rb     | 17.133   | 3.426    |
| Config_ram2_write_first_wb_ra    | 17.226   | 3.432    |
| Config_ram4_read_first_wa_ra     | 17.225   | 3.437    |
| Config_ram4_write_first_wb_rb    | 17.062   | 3.378    |
| Config_ram9_read_first_wb_ra     | 17.375   | 3.588    |
| Config_ram9_write_first_wa_rb    | 17.428   | 3.596    |
| Config_ram18_read_first_wb_rb    | 17.713   | 3.637    |
| Config_ram18_write_first_wa_ra   | 17.811   | 3.642    |
| Config_ram36_no_change_wa_ra     | 17.911   | 3.893    |
| Config_ram36_no_change_wb_rb     | 17.954   | 3.965    |
| Config_ram36_read_first_wa_rb    | 18.123   | 4.203    |
| Config_ram36_write_ first _wb_ra | 18.194   | 4.225    |
| 总计                               | 280.079  | 203.185  |

Site 1 has PASSED. Binned to bin N/A(-1)

Testflow ended after 294.548 seconds on 01/03/2023 at 07:08:46 PM Level ended after 294.566 seconds on 01/03/2023 at 07:08:46 PM

minated after 294.566 07:08:46 PM 

图 15 常用测试方法实现 BRAM 资源全配置时间

Fig. 15 Common testing methods for achieving full configuration time of BRAM resources

Site 1 has PASSED. Binned to bin N/A(-1)

图 16 可编程 Mbist 方法实现 BRAM 资源全配置时间

Fig. 16 Programmable Mbist method for achieving full configuration time of BRAM resources

#### 4 结论

本文在分析多种测试算法以及 Mbist 一般结构的基 础上,提出了一种新的基于可编程 FSM 的 Mbist 测试方 法,该方法是通过3个计数器驱动的可编程 Mbist 控制模 块和算法模块集成 8 种测试算法测试 BRAM,提高故障 覆盖率和灵活性。所提出的方法能够精准统计和定位故 障,比常见 Mbist 测试方法故障检测率提高了 15.625%, 测试效率提高了 26.1%;所提出的测试方法更换测试算

### 2024年5月 第43卷 第5期

法时不需重新设置 Mbist 电路,大大提高了灵活性和减少 人力从而降低测试成本。但设计的可编程 Mbist 电路主 要是针对 BRAM 进行设计的,可应用于其他型号的大规 模芯片内 BRAM 的测试,还未对其他类型的存储器进行 验证,不具备广泛性,对其他类型存储器可以考虑进一步 探究。

### 参考文献

- [1] 张鲁萍.超大规模集成电路适应性测试方法综述[J]. 数字技术与应用,2023,41(9):134-136. ZHANG L P. Overview of adaptive testing methods for very large scale integrated circuits [J]. Digital Technology & Application, 2023, 41(9): 134-136.
- [2] NGUAN KONG T S, EZAILA ALIAS N, HAMZAH A, et al. An efficient march (5n) FSMbased memory built-in self test (MBIST) architecture C]. 2021 IEEE Regional Symposium on Micro and Nanoelectronics (RSM), 2021: 76-79.
- [3] 谈恩民,朱峰,尚玉玲. 基于 SPEA-II 算法的 SoC 测 试多目标优化研究[J]. 国外电子测量技术, 2015, 34(8): 29-33.

TAN EN M, ZHU F, SHANG Y L. Optimization of SoC test multiple objects based on SPEA-II algorithm[J]. Foreign Electronic Measurement Technology, 2015, 34(8): 29-33.

「4] 陈冬明, 成建兵, 蔡志匡. 基于 40nm 超大规模 SoC 芯片存储器测试电路设计与实现[J]. 电子器件, 2017, 40(4): 813-818.

CHEN D M, CHENG J B, CAI ZH K. MBIST design for the 40 nm SoC chip[J]. Chinese Journal of Electron Devices, 2017, 40(4): 813-818.

[5] 刘宇翔,张战刚,杨凯歌,等. 28 nm 超大规模 FPGA 的 BRAM 单粒子效应测试方法研究[J]. 电子产品可 靠性与环境试验, 2017, 35(5):5. LIU Y X, ZHANG ZH G, YANG K G, et al. Research on the single event effect test method for

BRAM of 28 nm ultra large scale FPGA[J]. 2017,  $35(5) \cdot 5$ 

- [6] SHARMA M, DHANOA J. Smart logic built in selftest in SOC [C]. 2020 5th IEEE International Conference on Recent Advances and Innovations in Engineering (ICRAIE), 2020: 1-4.
- 「7〕 陈佳楠, 马永涛, 李松, 等. 多目标优化的多存储器 内建自测试[J]. 电子测量与仪器学报, 2020, 34(1): 193-199.

CHEN J M, MA Y T, LI S, et al. Multi-memory built-in self-test based on multi-objective optimization[J]. Journal of Electronic Measurement and Instrumentation, 2020, 34(1): 193-199.

## 2024年5月 第43卷 第5期

- [8] 葛云侠,武乾文,赵益波,等. 一种优化 FPGA 内嵌 BRAM 自检测 March C+算法[J]. 国外电子测量技 术,2022,41(4):1-7.
  GE Y X, WU Q W, ZHAO Y B, et al. An optimized March C+ algorithm for embedded BRAM self-test in FPGA [J]. Foreign Electronic Measurement
- [9] MANESHINDE N, HEGADE P, MITTAL R, et al. Programmable FSM based built-in-self-test for memory[C]. 2016 IEEE International Conference on Recent Trends in Electronics Information Communication Technology, 2016; 194-199.

Technology, 2022, 41(4): 1-7.

- [10] PAUL A, RONY A P. Optimized microcode BIST architecture for multiple memory cores in SoCs[C].
   2018 3rd IEEE International Conference on Recent Trends in Electronics Information Communication Technology, 2018: 910-914.
- [11] 吕凯. 低电压存储器 BIST 测试技术研究与实现[D].
   南京:南京邮电大学,2020.
   LYU K. Research and implementation of low-voltage memory BIST technology [D]. Nanjing: Nanjing University of Posts and Telecommunications,2020.
- [12] WOJCIECHOWSKI A A, MARCINEK K, PLESKACZ W A. Configurable MBIST processor for embedded

memories testing[C]. 2019 MIXDES-26th International Conference on Mixed Design of Integrated Circuits and Systems, 2019: 341-344.

- [13] AGRAWAL M, MUKESH A, CHAKRABARTY K, et al. A distributed, reconfigurable, and reusable BIST infrastructure for test and diagnosis of 3-Dstacked ICs [J]. IEEE Transactions on Computer-Aided Design of Integrated Circuits & Systems, 2016, 35(2): 309-322.
- [14] ZHANG L, WANG Z, LI Y, et al. A precise design for testing high-speed embedded memory using a BIST circuit [J]. Iete Journal of Research, 2017, 63(4): 1-9.
- [15] PARK Y, KIM H S, CHOI I, et al. A flexible programmable memory BIST for embedded singleport memory and dual-port memory [J]. ETRI Journal, 2013, 35(5): 808-818.

### 作者简介

葛云侠(通信作者),硕士,测试工程师,主要研究方向 为集成电路测试。

E-mail: gyxia2021@163.com